Melhor lugar para colocar um capacitor de desacoplamento

8

Veja esta imagem, que oferece quatro opções para colocar os capacitores de desacoplamento:

insira a descrição da imagem aqui

(em http://www.learnemc.com/tutorials/Decoupling/decoupling01.html )

Eu diria que a opção (d) não é boa - eu recomendaria alguém para colocar o capacitor perto de V DD em vez de V SS . Isto está certo? O mesmo vale para (c).

Geralmente: qual é o melhor lugar para colocar um capacitor de desacoplamento? Onde isso teria mais efeito? E, mais importante, por quê? Eu gostaria de uma explicação teórica.


fonte
2
Estes números não estão jogando limpo! Os pacotes não são os mesmos.
Abdullah kahraman
2
Eu escolho "E: Nenhuma das opções acima"!
Com ou sem aviões de força? Desvio de potência analógico ou digital?
Apalopohapa 14/03
7
'melhor' para quê? Minimizando EMI irradiado? Minimizando o ruído em componentes analógicos? Minimizando os efeitos de um componente em outro (elevação do solo, etc.)? Minimizar as flutuações do Vdd?
Wouter van Ooijen 14/03

Respostas:

7

Pense nas faixas de cobre como indutores de série. Os indutores da série são ruins, você os deseja o menor possível. (B) é a melhor opção.

Também os loops em suas trilhas são ruins, novamente eles formam um indutor e captam (ou irradiam) facilmente um campo EM. Você deseja que a área da superfície dos loops seja a menor possível, mantenha os caminhos à frente e retorne o mais próximo possível um do outro. (C) é a melhor opção.

jippie
fonte
Eu acho que você dificilmente será discutido (não por mim, quem sou eu?) Sobre a opção (d) com o pacote na opção (c), já que a área do loop é a menor, assim como o tamanho das faixas. :)
abdullah kahraman 14/03
3
b pode ser melhor, mas se não houver outros componentes na parte de trás da placa, isso fará com que os custos de produção sejam desagradáveis.
Scott Seidman
@ScottSeidman Às vezes, soldo um boné entre as duas linhas do soquete do chip. (Eu sei que o custo de produção também é hostil).
jippie