Me deparei com o flip flop RS e tentei implementá-lo em um simulador e usando portas lógicas reais. Mas ainda não tenho certeza se entendi corretamente o caso instável ou proibido S = 1, R = 1 no flip-flop. Alguém pode me dizer o que exatamente é isso?
A propósito, usei o NAND Gates de 2 entradas para implementar o flip-flop. Qual é a diferença entre o flip flop NAND gate e o NOR gate flip flop?
fonte
Afirmar
S
significa 'definir a saída para 1'. AfirmarR
significa 'definir a saída para 0'. Dizer ao flop para dirigir simultaneamente para 0 e 1 ao mesmo tempo não faz sentido, e é por isso que é proibido.fonte
Ter as duas entradas altas coloca dois problemas:
As saídas Q e / Q serão baixas, mas a lógica a jusante pode esperar que / Q seja sempre o oposto de Q. Dependendo da lógica a jusante, o fato de Q e / Q ficarem baixas pode ou não representar uma problema real, mas é algo que deve ser lembrado.
Quando a primeira entrada a ficar baixa o faz, se a outra entrada não permanecer alta até os efeitos da primeira alteração percorrerem o circuito, o comportamento do circuito não será bem definido até que pelo menos uma das entradas seja alto novamente.
A maneira mais simples de evitar o segundo problema descrito acima é nunca fazer com que ambas as entradas subam alto simultaneamente ou por intervalos sobrepostos.
fonte