Perguntas com a marcação «digital-logic»

9
PIC12F675 GP4 não funciona

Estou usando um PIC12F675 para um projeto e tudo funciona bem, exceto uma coisa. GP4 não funciona como E / S digital. Eu olhei muito as configurações e o código, mas não consegui encontrar nada. Config: #pragma config FOSC = INTRCCLK #pragma config WDTE = OFF #pragma config PWRTE = OFF #pragma...

9
O que exatamente é "dominante" e "recessivo"?

Estou lendo folhas de dados no barramento LIN, mas aparentemente a mesma terminologia é usada para o CAN. O que representam "recessivo" e "dominante", por exemplo, http://hw-server.com/products/rs_optika/prevodniky_optika.html ? Como relacionar esses termos com "baixo" e "alto", ou 0 e...

9
Flip-flop SR: NOR ou NAND?

Comecei a estudar chinelos recentemente e estou preso neste momento: Em alguns tutoriais em vídeo, as pessoas explicam o flip-flop SR como este: Então eles usam portas NAND, produzindo uma tabela de transição como esta: | t | t+1 | S | R | Q | 0 | 0 | INVALID | 0 | 1 | 1 | 1 | 0 | 0 | 1 | 1 |...

8
circuito lógico não?

Não tenho muita experiência com eletrônica, mas acho que o que quero fazer pode ser feito a partir de um Radioshack. Eu tenho um controlador de aspersão automático Dig 5006-IP. Controla válvulas de 24V DC. Possui dois terminais "SENSOR" que, quando fechados, colocam a unidade no modo bypass....

8
SR Latch (Flip Flop) começando Entradas?

Ok, essa provavelmente é uma pergunta básica, mas eu entendo como as travas SR funcionam, exceto uma coisa. Na entrada R e na entrada S, você pode torná-los 0 ou 1 ..... mas e as linhas de entrada próximas a elas (que dependem da saída do R ou gate ou S ou gate) ...... o que esses "Iniciar"...

8
Contagem de portas lógicas FPGA

Encontrei uma placa FPGA que gostei. Ele usa um Xilinx Spartan 6 LX45. Quando eu fui para a folha de dados da série Spartan 6 , ele disse apenas que havia 43.661 células lógicas. A quantos portões isso equivale? Ou ainda, como descobrir o número total de portas a partir do número de células...

8
O que é condição de corrida em chinelos?

Examinei dois dos meus livros e consultei meu professor, mas nada parece esclarecer minhas dúvidas. As duas versões de corrida que me ensinaram são: Quando as entradas S e R de um flip-flop SR estão no lógico 1, a saída se torna instável e é conhecida como condição de corrida. Quando as...

8
Compreender o momento do Shift Register

(Estou aprendendo o design do circuito digital. Com licença, se essa é uma pergunta ingênua.) Na Wikipedia , encontrei o seguinte diagrama sobre o registro de turno do SIPO: Pelo que entendi, esse registro de turno é feito de DFF (D Flip-Flop). O DFF é acionado na borda ascendente do período do...