Engenharia elétrica

11
O que causa sobretensão na rede elétrica?

Na região onde eu moro, existe um padrão de estado que diz que o desvio de tensão da rede elétrica pode estar dentro de 5% continuamente e dentro de 10% por curtos períodos de tempo, portanto, se a tensão da rede elétrica estiver dentro desses limites - tudo bem. A tensão nominal é de 220 volts,...

11
Layout de diodo TVS

Eu tenho dois conectores DB37 na minha placa que finalmente se conectam a um CPLD. Todas essas conexões / sinais são entradas para o dispositivo. Para proteger contra ESD, estou usando o TVS Diodes ESD9C3.3ST5G . Eu tenho o quadro assim: DB37 -> Diodos -> Resistor de pullup -> CPLD. Os...

11
Para um programador experiente Arduino ou algo mais?

Deseja melhorar este post? Forneça respostas detalhadas para esta pergunta, incluindo citações e uma explicação de por que sua resposta está correta. Respostas sem detalhes suficientes podem ser editadas ou excluídas. Minha experiência: Eu desenvolvi software há um bom...

11
Leitor RFID de 134,2 kHz para Arduino

Estou procurando um leitor RFID compatível com Arduino que suporte as normas ISO 11784 e 11785 , para ler as tags usadas para identificação de animais (principalmente cães e gatos). Encontrei o RMD660 e o Sniffer Nano v2.0 do ITead Studio , mas eles estão fora de estoque. Existe alguma...

11
Quando preciso usar um IC de buffer de relógio?

Estou projetando um circuito e uma placa de circuito impresso para conduzir 7 DACs de um FPGA. (DAC é AD9762 ) Seria possível acionar as entradas de clock em todos os 7 DACs com uma única saída de clock (de um pino de saída PLL) do FPGA? Ou isso é uma receita para o desastre? Será um relógio de...

11
Restrições à exportação de componentes como FPGAs

Estou pensando em atualizar os FPGAs em um produto meu, de pequenos Spartan3A-200s para Spartan6s de baixa a média escala. Os Spartan6 são realmente mais baratos, e já superei os 200. Parece que seria um erro projetar em outro Spartan3A neste momento. Meu produto (relacionado ao campo petrolífero)...

11
Qual é o objetivo do tempo de amostragem ADC?

Estou tentando entender o uso do tempo de amostragem ADC? O ADC I possui um tempo de amostragem programável de 100nsec / 500nsec e 1uSec. Qual é o caso de uso primário de maior tempo de amostragem, por que você não usaria 100nsec para cada sinal? [Também ouço algumas vezes que o tempo de...

11
Impedância de medição

Estou projetando e construindo circuitos que usam 100Mb / s em um barramento de sinalização diferencial de baixa tensão (LVDS). Alguns desses sinais precisam viajar entre PCBs em cabos feitos à mão. O problema é que não tenho como verificar a qualidade dos cabos e da terminação. Se eu fosse...

11
ESR e ESL, pacote pequeno vs grande (SMD)

Eu queria saber se alguém poderia explicar por que os capacitores de pacotes maiores (1210) devem ter mais ESL e ESR do que um menor - digamos, 0603? Eu imagino que o pacote maior ainda seja essencialmente muitos equivalentes 0603 em paralelo para uma cerâmica multicamada. Digamos que estamos...

11
Você usa VHDL hoje em dia?

Sou estudante de engenharia elétrica e estou estudando a linguagem de descrição de hardware conhecida como VHDL. Eu procurei no Google procurando por um IDE (estou usando um Mac), mas essa linguagem parece bastante morta. Então, eis a minha pergunta: no meu futuro emprego como engenheiro elétrico,...

11
Quando é melhor usar representações de VETOR vs INTEIRO?

No tópico de comentário de uma resposta a esta pergunta: Saídas incorretas na entidade VHDL , foi afirmado: "Com números inteiros, você não tem controle ou acesso à representação lógica interna no FPGA, enquanto o SLV permite fazer truques como utilizar a cadeia de transporte com...